您当前的位置:首页 > 自动化 > 数字电路

d触发器原理

发布时间:2009-07-03 14:02:52  来源:资料室    作者:   更新20251006 070905

维持阻塞D触发器
1 维持阻塞D触发器的电路结构
维持阻塞D触发器的电路如图1所示。从电路的结构可以看出,它是在基本RS触发器的基础之上增加了四个逻辑门而构成的,C门的输出是基本RS触发器的置“0”通道,D门的输出是基本RS触发器的置“1”通道。C门和D门可以在控制时钟控制下,决定数据[D]是否能传输到基本RS触发器的输入端。E门将数据[D]以反变量形式送到C门的输入端,再经过F门将数据[D]以原变量形式送到D门的输入端。使数据[D]等待时钟到来后,通过C门D门,以实现置“0”或置“1”。 
      

图1 维持阻塞D触发器     图2  触发器置“1”状态   图3 触发器置“0”状态
 


 1/3    1 2 3 下一页 尾页
来顶一下
近回首页
返回首页

上一篇:基本rs触发器原理

下一篇:JK触发器原理

分享到:
  • 说的很细哦 匿名 于2017-04-24 21:05:21发布
  • 发表评论

     共有人参与,请您也说几句看法

     
       验证码: 看不清楚,点击刷新 看不清楚,点击刷新